• 网站首页
  • 国内
  • 国际
  • 产业
  • AMD Zen 6 处理器被曝将采用全新D2D互连技术,能效与延迟双突破

    发布时间: 2025-10-01 02:00首页:主页 > 深度 > 阅读()

    IT之家 9 月 28 日消息,YouTuber @High Yield 发现,AMD 计划在下一代 Zen 6 处理器中引入全新的 D2D 互连技术,以取代现有的 SERDES 方案。值得一提的是,该技术已在 Strix Halo APU 上得到验证,表现出显著的功耗优化和延迟改进。

    互连技术任职资格_纯水机采用的是反渗透技术吗_

    从 SERDES 转向“海量布线 / 线海”(Sea-of-Wires)

    自 Zen 2 时代起,AMD 一直在使用 SERDES PHY 技术来实现 CCD 芯粒间的高速互连。位于 CCD 边缘的串行器将并行数据转为串行比特流,再跨封装传输至 I/O/SoC 芯片,最后再反向解串。

    但从 AMD 这些年推出的产品来看,这一方法存在两大问题:

    这种设计在传统处理器架构下尚可接受,但随着 NPU 等新模块的引入,芯片间需要更低延迟、更高带宽的连接方式。

    Strix Halo 试水新一代方案

    在 Strix Halo APU 上,AMD 通过台积电的 InFO-oS(基于基板的扇出型集成封装)与 RDL(重分布层)技术,引入了新的互连方式:

    面临的挑战

    尽管这种“海量布线”(Sea-of-Wires)方法带来明显收益,但也带来新的设计复杂度:

    业界预计,Strix Halo 的互连创新将延续到 Zen 6 处理器,为 AMD 在能效与性能平衡上提供新的优势。IT之家后续将保持关注,敬请期待。

    特别声明:文章内容仅供参考,不造成任何投资建议。投资者据此操作,风险自担。

    网站首页 - 国内 - 国际 - 产业

    本站不良内容举报联系客服QQ:2768911 官方微信:jiuricaijing 服务热线:4008-121-221

    未经本站书面特别授权,请勿转载或建立镜像

    Copyright © 2002-2025 九日财经 版权所有 公司地址:广东省深圳市罗湖区桂园街道宝安南路蔡屋围发展大厦2302室 粤ICP备2025475172号-1 XMl地图 技术支持